扒开双腿吃奶呻吟做受视频,亚洲AV日韩AV综合,亚洲欧洲黄片在线看,无码动态视频

您好!歡迎訪問北京華測試驗儀器有限公司網站!
全國服務咨詢熱線:

13911821020

當前位置:首頁 > 技術文章 > 鐵電存儲器的基本存儲單元的構成

鐵電存儲器的基本存儲單元的構成

更新時間:2021-01-29      點擊次數(shù):2116

鐵電存儲器的基本存儲單元一般有兩結構,分別為 1T1COne transistor one capacitance)結構和 2T2C Two transistor two capacitance)結構,如圖 2-3 所 示。前者使用一個晶體管及一個鐵電電容組成一個存儲單元,而后者則各為兩個。1T1C 結構的優(yōu)點是能夠非常大的節(jié)省存儲單元所占芯片面積,但是該結構會導致陣列中位線(Bit Line)的電壓差變低,讀出時對靈敏放大器的要求會高;2T2C 結構雖然會使用大的面積,但是由于每個存儲單元都含有兩個鐵電電容,其陣列中兩根位線上的電壓差會大,讀出時準確性會高。

 

在本文中,我們采用 2T2C 型存儲單元作為我們設計的鐵電存儲器的基本存儲單元。2T2C 結構由兩個晶體管和兩個鐵電電容組成,其連接方式如圖 2-3 右圖所示,該存儲單元包含 4 根與外部連接的信號。其中 WLWord Line)為字線,連接到兩個晶體管的柵極,用于控制兩個 NMOS 晶體管的開關;BLBLN 為位線,用于向存儲單元中寫入或讀出數(shù)據(jù);PLPlate Line)為板線,連接到鐵電電容的一極,用于給鐵電電容充電使其極化;Fcap1 Fcap2 是兩個鐵電電容,其一極共同連接至 PL,另一極分別與兩個 NMOS 相連,當 WL 開啟時,這一極便可以與位線導通。

北京華測試驗儀器有限公司
地址:北京海淀區(qū)
郵箱:LH13391680256@163.com
傳真:
關注我們
歡迎您關注我們的微信公眾號了解更多信息:
歡迎您關注我們的微信公眾號
了解更多信息